MIPS usa Siemens FPGA para RISC

blog

LarLar / blog / MIPS usa Siemens FPGA para RISC

Nov 13, 2023

MIPS usa Siemens FPGA para RISC

Sob a colaboração, o MIPS está usando a plataforma Siemens Veloce proFPGA para

Sob a colaboração, o MIPS está usando a plataforma Siemens Veloce proFPGA para demonstrar os núcleos MIPS, incluindo o eVocore P8700. O núcleo, o primeiro processador fora de ordem (OoO) com escalabilidade multi-threaded, multi-core e multi-cluster coerente, já foi adotado para aplicativos, incluindo direção autônoma e sistemas avançados de assistência ao motorista (ADAS).

A execução das CPUs RISC-V na plataforma proFPGA permite que os desenvolvedores validem seus sistemas finais antes do silício. Os clientes podem adicionar sua lógica personalizada e aceleradores e validar seu chip de sistema (SoC) para funcionalidade ideal. Além disso, a plataforma Veloce proFPGA da Siemens dará às equipes de software do cliente acesso total ao sistema de hardware de prototipagem da plataforma, ferramentas de software e ganchos de rastreamento de depuração, permitindo o desenvolvimento inicial de software e o codesign de hardware e software.

"Como um número crescente de projetistas de SoC está mudando para RISC-V para seus projetos futuros, estamos vendo um interesse crescente em nossos processadores eVocore devido ao nível incomparável de escalabilidade que eles fornecem", disse Desi Banatao, CEO da MIPS. "Estamos muito satisfeitos em colaborar com a Siemens para permitir que nossos clientes se beneficiem de todos os recursos e ferramentas do nosso eVocore P8700, o melhor da categoria, juntamente com a capacidade escalável e a flexibilidade oferecidas pela plataforma Veloce proFPGA da Siemens."

Os desenvolvedores também podem adicionar seus próprios aceleradores aos sistemas com o P8700, mantendo a coerência com até 64 clusters e 8 núcleos por cluster e 2 threads por núcleo.

O protótipo de FPGA de desktop pode ser usado com vários tipos de cargas de trabalho, com bancadas de teste integradas e conexões in-circuit para hardware externo como geradores Ethernet ou barramentos PCI Express. Isso permite que o MIPS suporte várias configurações, começando com uma CPU de núcleo único e thread único até configurações de vários núcleos e vários clusters.

"A crescente complexidade dos designs de SoC requer ferramentas de prototipagem mais substanciais", disse Jean-Marie Brunet, vice-presidente e gerente geral de verificação assistida por HW da Siemens Digital Industries Software. “Temos o prazer de ajudar os clientes e desenvolvedores do MIPS a acompanhar o ritmo acelerado da inovação, fornecendo soluções de prototipagem poderosas e escaláveis, adaptadas aos seus casos de uso, de IP a subsistema e SoC”.

www.mips.com; www.siemens.com